某CPU提供16条地址线(A0~A15),8条数据线(D0~D7)及R/控制信号,目前使用的存储器容量为8KB,其中
某CPU提供16条地址线(A0~A15),8条数据线(D0~D7)及R/控制信号,目前使用的存储器容量为8KB,其中4KB为ROM,采用2K×8位的芯片,其地址范围为0000H~0FFFH;4KB为DRAM,采用4K×2位芯片,其地址范围为4000H~4FFFH。问:
(1)需ROM和DRAM芯片各多少片?
(2)画出CPU与存储器之间的连接图(译码器自定)。
某CPU提供16条地址线(A0~A15),8条数据线(D0~D7)及R/控制信号,目前使用的存储器容量为8KB,其中4KB为ROM,采用2K×8位的芯片,其地址范围为0000H~0FFFH;4KB为DRAM,采用4K×2位芯片,其地址范围为4000H~4FFFH。问:
(1)需ROM和DRAM芯片各多少片?
(2)画出CPU与存储器之间的连接图(译码器自定)。
第3题
某计算机的主存地址空间中,从地址0000H~3FFFH为ROM存储区域,从地址
4000H~7FFFH为RAM的存储区域。RAM的控制信号为CS和WE,CPU的地址线为A15~A0,数据线为8位的D7~D0线,控制信号有读写控制R/W和访存请求MREQ,要求: (1)画出地址译码方案。 (2)如果ROM和RAM存储器芯片都采用8 K×1位的芯片,试画出存储器与CPU的连接图。 (3)如果ROM存储器芯片采用8K×8位的芯片,RAM存储器芯片采用4K×8位的芯片, 试画出存储器与CPU的连接图。 (4)如果ROM存储器芯片采用16K×8位的芯片,RAM存储器芯片采用8K×8位的芯片,试画出存储器与CPU的连接图。
第4题
A、ad
B、ac
C、cd
D、ab。
第6题
A.中断源
B.中断响应
C.允许中断
D.中断向量表
第7题
设CPU共有16根地址线,8根数据线,并用作访存控制信号(低电平有效),用作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。
画出CPU与存储器的连接图,要求:1.存储芯片地址空间分配为:0~2047为系统程序区;2048~8191为用户程序区。2.指出选用的存储芯片类型及数量;3.详细画出片选逻辑
第8题
CPU组成中不包括______。
A.指令寄存器
B.指令译码器
C.地址寄存器
D.地址译码器
第9题
总线中地址线的作用是______。
A.只用于选择存储器单元;
B.由设备向主机提供地址;
C.用于选择指定存储器单元和I/O设备接口电路的地址;
D.即传送地址又传送数据。