全国计算机网络工程师模拟试题及分析(2)

网络工程师 责任编辑:何如2015 2016-01-05

添加老师微信

备考咨询

加我微信

摘要:试题分析

    >>>>网络工程师在线辅导

>>>>网络工程师培训视频

>>>>网络工程师考试教材


    1.输入输出系统与主机交换数据用的主要三种方式,即程序控制方式,中断控制方式,DMA方式,其中描述正确的是()。

    A)程序控制方式最节省CPU时间

    B)中断方式最耗费CPU时间

    C)DMA方式在传输过程中需要CPU的查询

    D)中断方式无需CPU主动查询和等待外设

    答案:D

    解析:

    ①程序控制方式,程序控制方式是指CPU与外设间的数据传送是在程序的控制下完成的一种数据传送方式,这种方式又分为无条件传送和条件传送二种。这种I/O方式中,程序设计简单,硬件软件较省,但费时,CPU效率较低,实时性差,主要用于中低速外设和实时性要求不高的场合。

    ②中断控制方式,中断控制方式是指利用中断技术控制CPU与外设进行数据传送的一种方式。这种方式实时性好,不需要反复查询等待。减少了CPU等待时间,CPU与外设可并行工作,但这种方式需要进行现场保护及恢复其工作,仍花费CPU时间。

    ③DMA方式,DMA方式是指由专门硬件控制,不需CPU介入,直接由存储器与外设进行数据传送的方式,这种方式不需CPU介入,减少了CPU的开销,能实现高速的数据块传送,提高了效率。但这种方式增加了硬件开销,提高了系统的成本。

    2.计算机指令系统通常采用多种确定操作数的方式。当操作数直接给出时,这种寻址方式叫作(),在这种方式下,操作数直接包含在指令中;当操作数的地址由某个指定的变址寄存器的() 内容与位移量相加得到时,叫作上堕;如果操作数的地址是主存中与该指令地址无关的存储单元的内容,叫作()。

    A)问接寻址

    B)相对寻址

    C)变址寻址

    D)立即数寻址

 

    A)变址寻址

    B)相对寻址

    C)间接寻址

    D)立即数寻址

   

    A)堆栈寻址

    B)间接寻址

    C)立即数寻址

    D)相对寻址

    答案:D  A  B

    解析:

    1.立即寻址方式

    在这种方式下,操作数直接包含在指令中,它是一个8位或16位的常数

    2.基址变址寻址方式

    操作数的有效地址是一个基址寄存器和一个变址寄存器的内容之和。

    3.寄存器间接寻址方式

    寄存器间接寻址。寄存器名称外必须加上方括号。以与寄存器寻址方式相区别。这类指令中使用的寄存器有基址寄存器BX、BP及变址寄存器Sl、Dl。

    如果指令中指定的寄存器是BX、Sl或Dl,则默认操作数存放在数据段中。

    如果指令中用寄存器BP进行间接寻址,则默认操作数在堆栈段中。

    3.I/O端口的编址方法有二种:即I/O端口单独编址方式和L/O端口与存储器单元统一编址方式。在某个计算机系统中,内存与I/O是统一编址的,要靠()区分和访问内存单元和I/O设备。

    A)数据总线上输出的数据

    B)不同的地址代码

    C)内存与I/O设备使用不同的地址总线

    D)不同的指令

    答案:B

    解析:I/O端口的编址方法有二种:即I/O端口单独编址方式和I/O端口与存储器单元统一编址方式。I/O端口与内存单元地址统一编址方式是将I/O端口地址与内存地址统一安排在内存的地址空间中,即把内存的一部分地址分配给I/0端口,由I/O端口来占用这部分地址。这种方式控制逻辑较简单,I/0端口数目不受限制。所有访问存储器的指令都可用于L/O端口,指令丰富,功能强。但这种方式占用内存空间,而且程序难懂,难调试。

    I/O端口单独编址方式中,内存地址空间和I/O端口地址相对独立,I/0端口单独构成一个空间,不占用内存空间,具有专门的指令,程序易于看懂。但这种方法程序设计不太灵活,控制逻辑较复杂,I/O端口数目有限。

    4.()属于程序查询方式的缺点。

    A)程序长

    B)CPU工作效率低

    C)外设工作效率低

    D)I/O速度慢

    答案:B

    解析:程序查询方式又叫程序控制I/0方式。在这种方式中,数据在CPU相外围设备之间的传送完全靠计算机程序控制,是在CPU主动控制下进行的。当输入/输出时。CPU暂停执行本程序,转去执行输入/输出的服务程序,根据服务程序中的I/O指令进行数据传送,CPU工作效率低。

    这是一种最简单、最经济的输入/输出方式。它只需要很少的硬件。因此大多数机器特别是在微、小型机中,常用程序查询方式来实现低速设备的输入/输出管理。

    5.一个32K×32位的主存储器,其地址线和数据线的总和为()根。

    A)64

    B)47

    C)48

    D)36

    答案:B

    解析:有题意可知此主存储器是32位的。故总共需要32根数据线,地址线的数目为15根(32K为2的15次方)。所以总共需要32+15=47根线。

  更多了解请进入希赛软考网


    >>>> 全国计算机网络工程师模拟试题及分析汇总

 

    相关推荐

2015年网络工程师考试复习重点

网络工程师考试下午题分析及复习要点

2015年上半年网络工程师考试真题试题解析


更多资料
更多课程
更多真题
温馨提示:因考试政策、内容不断变化与调整,本网站提供的以上信息仅供参考,如有异议,请考生以权威部门公布的内容为准!

软考备考资料免费领取

去领取

!
咨询在线老师!