嵌入式系统设计师考试重点6:逻辑电路基础

嵌入式系统设计师 责任编辑:pengying 2017-08-24

添加老师微信

备考咨询

加我微信

摘要:嵌入式系统设计师在软考中属中级资格的考试,说难不难,说简单也不简单。下是小编为大家整理嵌入式系统设计师考试重点6:逻辑电路基础,祝大家考试顺利。>>>点击查看嵌入式系统设计师考试笔记、资料、复习要点汇编。

嵌入式系统设计师在软考中属中级资格的考试,说难不难,说简单也不简单。下是小编为大家整理嵌入式系统设计师考试重点6:逻辑电路基础,祝大家考试顺利。>>>点击查看嵌入式系统设计师考试笔记、资料、复习要点汇编

6、逻辑电路基础

(1)根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。

(2)组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。

(3)时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器和计数器等。

(4)真值表、布尔代数、摩根定律、门电路的概念。

(5)NOR(或非)和NAND(与非)的门电路称为全能门电路,可以实现任何一种逻辑函数。

(6)译码器:多输入多输出的组合逻辑网络。

每输入一个n位的二进制代码,在m个输出端中最多有一个有效。

当m=2n是,为全译码;当m<2n时,为部分译码。

(7)由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED时,较多采用低电平驱动方式。液晶七段字符显示器LCD利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。

(8)时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。

(9)在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:

电平触发方式:具有结构简单的有点,常用来组成暂存器。

边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。


推荐阅读:

嵌入式系统设计师考试指南

嵌入式系统设计师考试大纲

嵌入式系统设计师考试资讯

更多资料
更多课程
更多真题
温馨提示:因考试政策、内容不断变化与调整,本网站提供的以上信息仅供参考,如有异议,请考生以权威部门公布的内容为准!

软考备考资料免费领取

去领取