嵌入式系统电源的设计与调试[2]

动力与环境 责任编辑:startnet 2009-03-04

摘要:2.2电源电路设计AT91RM9200有5种类型的电源引脚:VDDCORE引脚用于向内核供电,一般为1.8V;VDDPLL、VDDOSC分别给PLL或者振荡器供电,一般为1.8V;VDDIOP、VDDIOM分别用于给外设I/O口线、USB收发器以及外部总线接口I/O口线供电,一般为3.3V。此外,系统的键盘、显示电路的供电电压需要+5V电源。因此,本控制系统需要使用3组电源。通

  2.2  电源电路设计

  AT91RM9200有5种类型的电源引脚:VDDCORE引脚用于向内核供电,一般为1.8 V;VDDPLL、VDDOSC分别给PLL或者振荡器供电,一般为1.8 V;VDDIOP、VDDIOM分别用于给外设I/O口线、USB收发器以及外部总线接口I/O口线供电,一般为3.3 V。此外,系统的键盘、显示电路的供电电压需要+5 V电源。因此,本控制系统需要使用3组电源。通过对整个控制系统的控制要求和性能进行分析,确定本系统的负载电流大约为3 A。因此,系统电源的稳压芯片选用了ON公司的LM2576系列稳压器,把外部直流电源稳压成系统需要的+3.3 V和+5 V电源。由于系统内核电源供电要求1.8 V,因此系统应采用二级电源转换电路。本文选用TI公司的微功耗、极低压差PMOS稳压器(LDO芯片)TPS72518作为内核电源转换芯片,把+3.3 V稳压成+1.8 V,为处理器内核提供工作电源。系统电源电路如图2所示。图2中给出了嵌入式系统电源去耦等PCB设计方法。C3、C6是稳压芯片的电解旁路电容,在电路中接入它们能使电路稳定地工作;C2、C5、C8为输出稳定电容,对于减小输出纹波、输出噪声以及负载电流变化的影响有较好的效果,根据稳压器自身的工作要求,电容分别选用10 μF、100 μF的电解电容。

  图2  系统电源电路图

  基于32位微处理器的嵌入式系统性能在很大程度上取决于时钟电路的稳定性和可靠性,而时钟电路的稳定性主要取决于系统锁相环(PLL)的稳定性。因此,在PLL模拟部分供电电源应采用滤波电路,以保证供电的稳定性[2]。微处理器内部时钟、电源和复位控制等关键部件的参数对系统各种运行方式起着重要甚至是决定性的作用。因此,为了保证在各种运行方式下所设置的参数不变,通常在嵌入式系统设计中提供后备电池的供电电路。如图2所示,采用TI公司的电池充电器BQ24200作为系统电源的后备电池,系统正常工作时外部电源对它进行充电,外部电源被切断后由它提供系统电源,以便系统保存重要参数。

  3  系统电源的调试

  3.1  调试的内容及步骤

  一个比较大的嵌入式系统硬件电路,应该分模块进行焊接、调试,避免遇到问题时无从下手检查。由于系统中每个电路模块都需要接入输入电源,如果电源输入不当,则会使输出结果不正确甚至烧坏集成电路,因此应该首先安装、调试系统电源模块。系统电源电路模块的成功调试是整个硬件电路调试成功的关键。

[1]  [2]  [3]  

更多资料
更多课程
更多真题
温馨提示:因考试政策、内容不断变化与调整,本网站提供的以上信息仅供参考,如有异议,请考生以权威部门公布的内容为准!

通信工程师备考资料免费领取

去领取

距离2025 通信工程师考试

还有
  • 0
  • 4
  • 1
专注在线职业教育24年

信息系统项目管理师

信息系统项目管理师

!
咨询在线老师!